Altera - Altera

Altera Corporation
Průmysl Integrované obvody
Založený 1983 ; Před 38 lety  ( 1983 )
Zaniklý 28. prosince 2015 ; před 5 lety  ( 2015-12-28 )
Osud Získané společností Intel
Sídlo společnosti San Jose, Kalifornie , Spojené státy
Klíčoví lidé
John P. Daane ( předseda , prezident a CEO )
Ronald J. Pasek ( finanční ředitel )
produkty FPGA
CPLD
Integrované systémy
ASIC
Příjmy Zvýšit 1,932 miliardy $ (2014)
Zvýšit 472 milionů $ (2014)
Aktiva celkem Pokles 5 674 miliard $ (2014)
Celkový kapitál Pokles 3,285 miliardy $ (2014)
Počet zaměstnanců
3091 (2014)
Poznámky pod čarou / odkazy

Altera Corporation byla výrobcem programovatelných logických zařízení (PLD) se sídlem v San Jose v Kalifornii . Byla založena v roce 1983 a Intel ji získal v roce 2015.

Hlavní produktové řady od společnosti Altera byly Stratix , střední řada Arria a levnější systém řady Cyclone na čipových FPGA , komplexní programovatelné logické zařízení řady MAX a energeticky nezávislé FPGA, designový software Intel Quartus Prime a Enpirion PowerSoC DC -DC napájecí řešení.

Společnost byla založena v roce 1983 polovodičovými veterány Rodney Smithem, Robertem Hartmannem, Jamesem Sansburym a Paulem Newhagenem s 500 000 USD v počátečních penězích . Název společnosti byla hra na „alterable“, typ čipů, které společnost vytvořila. V roce 1984 společnost vytvořila dlouhodobé designové partnerství se společností Intel a v roce 1988 se stala veřejnou společností prostřednictvím počáteční veřejné nabídky . V roce 1994 Altera získala PLD podnikání společnosti Intel za 50 milionů dolarů.

28. prosince 2015 společnost získala společnost Intel .

produkty

FPGA

Vývojová deska FPGA s Altera Cyclone V SE FPGA

Tyto Stratix FPGA řady byly největší, nejvyšší přístroje pásma této společnosti, s až 1,1 milionu logickými prvky, integrované vysílače rychlostí až 28 Gb / s až 1,6 Tbit / s sériové spínací schopnosti, až 1,840 GMACs signální zpracování výkon a až 7 x72 DDR3 paměťových rozhraní na 800 MHz.

V září 2000 společnost získala Northwest Logic, aby rozšířila své designové služby o dodávku kompletních řešení typu systém na čipu.

V květnu 2013 společnost Altera zpřístupnila SDK pro OpenCL, což umožnilo softwarovým programátorům přístup k vysoce výkonným schopnostem programovatelných logických zařízení.

Systém na čipu FPGA

Počínaje prosincem 2012 společnost vyráběla systém na čipových zařízeních FPGA pomocí procesu výroby čipu plně vyčerpaného křemíku na izolátoru (FDSOI). Tato zařízení integrovala FPGA s plně tvrdými procesorovými systémy založenými na architektuře ARM do jediného zařízení.

PowerSoC

V květnu 2013 získala Altera zabudovaný výrobce čipů Enpirion za přibližně 140 milionů dolarů v hotovosti a poskytl společnosti Altera napájecí systém na čipových DC-DC převaděčích, které ve srovnání s jejich diskrétním ekvivalentem umožnily vyšší hustotu energie a nižší výkon šumu. Na rozdíl od převaděčů vyrobených z diskrétních součástí byly převaděče Enpirion DC-DC simulovány, charakterizovány, ověřeny a při dodání kvalifikovány pro výrobu.

Aplikačně specifické integrované obvody (ASIC)

Altera nabídla veřejně dostupný tok návrhů ASIC založený na ASIC HardCopy, který po dokončení převedl návrh FPGA do podoby, kterou nelze měnit. Tento návrhový tok snížil bezpečnostní rizika návrhu i náklady na vyšší objem výroby. Konstruktéři mohli prototypovat své designy v FPGA řady Stratix a poté tyto designy přenést do ASC HardCopy, když byli připraveni na hromadnou výrobu.

Jedinečný designový tok umožnil společný návrh hardwaru a softwaru a společné ověření. Tok byl srovnáván s cílem dodat systémy na trh v průměru o 9 až 12 měsíců rychleji než u řešení se standardními buňkami. Konstruktéři byli schopni použít jeden RTL , sadu jader duševního vlastnictví (IP) a návrhový software Quartus II pro implementaci FPGA i ASIC. Altera HardCopy Design Center spravovalo vkládání testů.

V roce 2007 bylo pro standardní designy ASIC buněk k dispozici jádro měkkého procesoru Altera Nios II FPGA.

Polovodičová jádra duševního vlastnictví

Společnost Altera a její partneři nabídli řadu polovodičových jader duševního vlastnictví, která sloužila jako stavební kameny, které mohou konstruktéři do svých návrhů systémů zapojit, aby mohli provádět konkrétní funkce. Jádra IP eliminují některé časově náročné úkoly vytváření každého bloku v designu od nuly. V roce 2000 Altera získala Designpro, poskytovatele IP jader.

Altera nabídla měkká jádra procesoru na integrovaném procesoru Nios II , jádru Freescale ColdFire v1 (zdarma pro Cyclone III FPGA) a procesoru ARM Cortex-M1 , stejně jako tvrdé jádro procesoru IP na procesoru ARM Cortex-A9 .

Návrhový software

Všechna zařízení Altera byla podporována běžným designovým prostředím, designovým softwarem Quartus II. Software Quartus II byl k dispozici v předplatném vydání a bezplatné webové vydání. Zahrnovalo nástroje na podporu produktivity.

Technologie

40-nm technologie

V květnu 2008 představila Altera první 40nm programovatelná logická zařízení: Stratix IV FPGA a HardCopy IV ASIC. Obě zařízení byla k dispozici s možnostmi integrovaného vysílače a přijímače .

V únoru 2009 společnost představila Stratix IV GT FPGA, které měly vysílače a přijímače 11,3 Gbit / s pro aplikace 40G / 100G, a Arria II GX FPGA, které měly vysílače a přijímače 3,75 Gbit / s pro aplikace citlivé na energii a náklady.

Zařízení společnosti Altera byla vyrobena pomocí technik, jako je ponorná litografie 193 nm, a technologií, jako jsou extrémní dielektrika s nízkým k a napjatý křemík .

28nm technologie

V dubnu 2010 představila společnost Altera druhé 28nm zařízení FPGA v oboru, Stratix V FPGA (pro Xilinx Kintex-7 FPGA), dostupné s vysílači / přijímači rychlostí až 28 Gbit / s. Tato rodina zařízení má více než 1 milion logických prvků, až 53 Mb vestavěné paměti, až 7 x72 DDR3 DIMM na 800 MHz, výkon LVDS 1,6 Gbit / s a ​​až 3680 bloků DSP s proměnnou přesností.

V srpnu 2011 začala Altera dodávat 28nm Stratix V GT zařízení s vysílači a přijímači 28 gigabitů za sekundu.

Zabudovaná technologie HardCopy zablokovala vytvrzení standardních nebo logicky náročných aplikací, čímž zvýšila integraci a poskytla dvojnásobnou hustotu bez penalizace za náklady nebo výkon. Altera vyvinula uživatelsky přívětivou metodu částečné rekonfigurace, takže základní funkce lze snadno a za chodu měnit. Existuje cesta k ASIC HardCopy V, když jsou designy připraveny k hromadné výrobě. 28 nm FPGA společnosti Altera si kladly za cíl snížit energetické nároky na 200 mW na kanál. V roce 2004 začala společnost spolupracovat se společností Synopsys na strukturovaných ASIC HardCopy.

V prosinci 2012 společnost oznámila dodávku svých prvních 28 nm zařízení Cyclone V SoC, která měla dvoujádrový procesorový systém ARM s architekturou Cortex-A9 s logikou FPGA na jednom čipu. Tyto SoC byly zaměřeny na trhy bezdrátové komunikace, průmyslu, video dohledu, automobilového a lékařského vybavení. S těmito zařízeními SoC mohli uživatelé vytvářet vlastní programovatelné varianty SoC pro napájení, prostor na palubě, výkon a optimalizaci nákladů.

14 nm technologie

V únoru 2013 Altera oznámila dohodu se společností Intel o využití slévárenských služeb společnosti Intel k výrobě 14nm uzlu pro budoucí výrobu svých FPGA na základě 14nm tranzistorové technologie Intelu 14nm namísto pokračující dohody společnosti Altera s TSMC .

V říjnu 2016, téměř rok po integraci Intelu s Alterou, byl oznámen systém STRATIX 10, který je založen na 14nm procesoru Intel Tri-Gate.

Přepracování finančních výsledků

21. června 2006, po vyšetřování americkou komisí pro cenné papíry , společnost přepracovala své finanční výsledky z let 1996 až 2005, aby opravila účetní chyby související s antedatováním opcí . Finanční ředitel společnosti odstoupil. Altera podala návrh na zrušení předpisů souvisejících s převrácením, ale v roce 2020 byla zamítnuta.

Akvizice společností Intel

V prosinci 2015 společnost Intel získala společnost Altera za 16,7 miliard dolarů v hotovosti.

Reference