Zilog Z280 - Zilog Z280

Z280 v balíčku PLCC68
Procesor STEbus Z280

Zilog Z280 je 16-bitový mikroprocesor , vylepšení na Z80 architektury, který byl zaveden v červenci 1987. Je to v podstatě Z800 , přejmenován s mírnými vylepšení, jako jsou vyrobeny v CMOS . Bylo to komerční selhání. Zilog přidal jednotku pro správu paměti (MMU) pro rozšíření rozsahu adresování na 16  MB , funkce pro víceúlohové a víceprocesorové a koprocesorové konfigurace a 256 bajtů statické RAM na čipu, konfigurovatelné buď jako mezipaměť pro instrukce a/nebo data, nebo jako součást běžného adresního prostoru. Má obrovské množství nových instrukcí a režimů adresování, což dává celkem přes 2000 kombinací. Je schopen efektivně zpracovávat 32bitové datové operace včetně hardwarového násobení, dělení a rozšíření znaménka. Nabízí provozní režimy supervizora a uživatele a volitelně oddělené adresní prostory pro instrukce a data v obou režimech (celkem čtyři možné adresní prostory). Jeho vnitřní hodinový signál lze nakonfigurovat tak, aby běžel 1, 2 nebo 4krát rychleji než externí hodiny (např. 12 MHz CPU se 3 MHz sběrnicí ). Na rozdíl od Z80 používá Z280 pro adresy a datové sběrnice multiplexované uspořádání. Mezi úspěšnější rozšíření architektury Z80 patří mimo jiné Hitachi HD64180 v roce 1986 a Zilog eZ80 v roce 2001. Viz dále Zilog Z800 .

Z280 měl na svou dobu mnoho pokročilých funkcí, většina z nich se na procesoru Zilog už nikdy neviděla:

Poznámky

Reference

  • Předběžný technický manuál mikroprocesorové jednotky Z280 MPU (PDF) . San Jose, Kalifornie : Zilog . 1989 . Citováno 2009-07-15 . (Poznámka: 20 MB soubor pdf)
  • Rodinná kniha Z80 . San Jose, Kalifornie : Zilog . Leden 1989.
  • Reh, Tilmann (1991-09-16). „CPU280 a Z280“ . TCJ . Citováno 2009-07-15 .

Další čtení

Tento článek vychází z materiálu převzatého z Free On-line Dictionary of Computing před 1. listopadem 2008 a začleněn pod podmínky „relicencování“ GFDL , verze 1.3 nebo novější.